帳號:
密碼:
CTIMES/SmartAuto / 新聞 /
[CTIMES╳安馳] 電源設計關鍵 深度聚焦電路佈線細節
 

【CTIMES/SmartAuto 王岫晨 報導】   2020年09月01日 星期二

瀏覽人次:【1228】
  

在前面幾場的活動中,已經將電源設計從基本概念到設計佈線都完整的一一解說。那麼,如何依據這些設計原則,真正的著手設計出一個符合使用需要的電源電路設計,就非常重要了。實際設計通常與理想狀況會有一段的差距,經常在設計電源電路時,會有看不見的魔鬼藏在細節裡面,一旦在設計的初期忽略了這些細節,問題往往就在後期慢慢浮現。如何讓設計的每個細節盡善盡美,就得憑真功夫了。

安馳科技ADI產品線應用工程專案經理李景升
安馳科技ADI產品線應用工程專案經理李景升

安馳科技ADI產品線應用工程專案經理李景升指出,在電源電路設計中,如何能夠有效降低雜訊、如何減噪、如何將EMI放到最低?一般來說,PCB板層數是首要考量的重點。而MOS在開關切換的時候,會不會產生高頻雜訊,如何去除這些雜訊讓整體輸出效果可以達到最好,電感的擺設、繞線的位置都會造成一定的影響。另一個重點則是元件的選擇。只要能夠正確掌握關鍵的幾大環節,就能夠透過實際的設計,將電源電路的效率發揮到極致。

李景升說,如何將待機電流做到做小,就可以顯示出所使用的產品好壞。一般來說,零件使用的取捨,就決定了大概什麼樣的應用、所喜歡的條件,再配合上整個電路的搭配,最後才能夠決定出到底怎麼樣的使用,才可以達到最佳的電源設計效果。

ADI在其LDO電路中,已經整合進了OP、MOS,以及bipoloar所需的一些電晶體。而透過內建的參考電壓去跟回授電阻進行交叉比較之後,可以決定輸出的一個電壓,而且是很精準的。這種CMOS的LDO最大的優點在於,首先它非常的便宜,然後它的漏電流很小,而且包裝也很小。如果電流沒有很大的時候,它可以使用DSN1x2或是2x2那種小包裝。另外,因為LDO線路結構很簡單,它並非交換式的複雜電路,所以雜訊也往往來得更低,加上沒有EMI,也沒有電感等元件,其零件數可以降到最低,電路設計也可以做到更為精簡。

關鍵字: LDO  安馳科技 
相關新聞
VLSI Design/CAD研討會 ADI以客製感測模組揭櫫AIoT未來
[CTIMES╳安馳] 開關穩壓器整合多元能力 解決棘手電源設計挑戰
[CTIMES╳安馳] 打造更高整合ATE方案 解決IC設計當務之急
CTIMES聯手安馳打造PLC方案 線上課程為工控產業立下新標竿
CTIMES聯手安馳科技堅守智能醫療防線 線上課程第二堂衝出高人氣!
comments powered by Disqus
相關討論
  相關新品
CWFA205: WiFi+BT
原廠/品牌:鉅景
供應商:鉅景
產品類別:RF
GPS SiP Module
原廠/品牌:鉅景
供應商:鉅景
產品類別:RF
CGPA10x: GPS SiP
原廠/品牌:鉅景
供應商:鉅景
產品類別:RF
  相關產品
» 英特爾將神經形態研究系統擴展至1億個神經元
» ST:功能安全將是工業4.0的重中之重
» 伺服器48V新標準正熱 Vicor三相RFM滿足機架電源新挑戰
» 瑞薩電子推出單一封裝的簡化型數位電源模組系列產品
» 智原推出新款最小面積USB 2.0 OTG PHY IP
  相關文章
» 智慧聯網應用引動IC設計進入新整合時代
» 車用雷達IC設計之環境迴圈驗證
» 掃除導熱陰霾 拉近IC與AI的距離
» Armv8.1-M架構介紹
» EDA雲端化一舉解決IC設計痛點

AD


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2020 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw