账号:
密码:
CTIMES / Xilinx
科技
典故
叫醒硬件准备工作的BIOS

硬件组装在一起,只是一堆相互无法联系的零件,零件要能相互联络、沟通与协调,才能构成整体的「系统」的基础,而BIOS便扮演这样的角色。
Xilinx揭橥最新16奈米Virtex UltraScale+系列FPGA设计细节 (2016.11.14)
为满足密集型运算应用的需求,美商赛灵思(Xilinx)公布搭载高频宽记忆体(HBM)及快取同调汇流互连架构加速器(CCIX)的16奈米Virtex UltraScale+系列FPGA设计细节。此系列支援HBM的FPGA元件拥有最高记忆体频宽,能提供较DDR4 DIMM高20倍的记忆体频宽,更比业界采相同记忆体技术之产品每位元低4倍功耗
Xilinx于SC16 大会推出针对云端级应用的可重组加速方案 (2016.11.09)
美商赛灵思(Xilinx)宣布将于SC16大会展出针对云端级应用的可重组加速方案。透过一系列的展示与说明,赛灵思将与其产业生态系伙伴一同展现赛灵思All Programmable技术何以适用于运算密集型的资料中心作业负载
百度资料中心采用Xilinx FPGA 加速机器学习应用 (2016.10.20)
美商赛灵思(Xilinx)宣布,全球中文互联网搜寻引擎供应商百度正采用赛灵思FPGA,以加速其中国资料中心的机器学习应用。两家公司正合作进一步扩大FPGA加速平台的部署规模
Xilinx因应CCIX联盟会员数扩增 释出标准技术规格 (2016.10.18)
美商赛灵思(Xilinx)宣布快取同调汇流互连加速器联盟(CCIX Consortium)扩增会员数达三倍,同时向会员释出首版标准技术规格。联盟创始会员包含AMD、ARM、华为、IBM、迈络思、高通及赛灵思等聚首迎接矽晶片供应商及设计、验证、软体、系统领域等产业生态系伙伴: *安诺电子(Amphenol Corp
Xilinx嵌入式视觉与工业物联网等应用扩充成本最佳化产品系列 (2016.09.29)
美商赛灵思(Xilinx)宣布为嵌入式视觉、工业物联网等各类应用,扩展成本最佳化晶片产品系列。目前嵌入式视觉与工业物联网应用需要收集、统计并分析来自各种感测器资料,以获得可行的讯息洞见
Xilinx Zynq UltraScale+ MPSoC可搭配Android开放原始码5.1作业系统 (2016.06.21)
美商赛灵思(Xilinx)宣布Android 5.1(Lollipop)已可支援 Zynq UltraScale+ MPSoC。透过其硬体支持计划,Mentor Graphics运用其在异质多核心平台上丰富的Andr​​oid经验,成功移植Android开放原始码计划(AOSP)于Zynq UltraScale+ MPSoC上执行
Xilinx Zynq UltraScale+ MPSoC可搭配Android开放原始码5.1作业系统 (2016.06.21)
美商赛灵思(Xilinx)宣布Android 5.1(Lollipop)已可支援 Zynq UltraScale+ MPSoC。透过其硬体支持计划,Mentor Graphics运用其在异质多核心平台上丰富的Andr​​oid经验,成功移植Android开放原始码计划(AOSP)于Zynq UltraScale+ MPSoC上执行
Xilinx推出新型双核元件扩大Zynq UltraScale+ MPSoC系列 (2016.06.20)
美商赛灵思(Xilinx)宣布Zynq UltraScale+ MPSoC系列元件新增新型双核产品。全新双核「CG」系列产品将提升Zynq MPSoC产品系列的扩充性,包含双应用与即时处理器组合等功能。此双核元件以较低成本门槛,为现有的Zynq UltraScale+系列增加处理扩充能力,其提供四组ARM Cortex-A53、两组Cortex-R5、一组绘图处理单元及一组视讯编码单元​​
Xilinx推出SDSoC开发环境2016.1版 (2016.06.15)
新版本透过系统级特性设定工具加速C/C++架构编程并减少50%端对端编译时间 美商赛灵思(Xilinx)推出SDSoC开发环境2016.1版,其可让Zynq系列SoC及MPSoC运用C/C++语言进行软体定义编程,并支援近期新推出的16nm Zynq UltraScale+ MPSoC
多路输出可编程时脉简化嵌入式多处理器设计 (2016.05.13)
针对今日多处理器FPGA/SoC的设计,提供多个不相关的时脉,对设计者来说是一个复杂的挑战;具独立输出频率的用户可编程时脉积体电路(IC)及格式提供了解决方案。
Xilinx扩充SmartConnect技术 为16nm UltraScale元件提升高效 (2016.04.21)
美商赛灵思(Xilinx)推出搭载SmartConnect技术扩充的Vivado设计套件的HLx 2016.1版,其能为UltraScale与UltraScale+元件产品系列提升效能表现。 Vivado Design Suite 2016.1版内含SmartConnect技术扩充,可解决数百万高密度系统逻辑单元设计的互连瓶颈,让UltraScale与UltraScale+元件产品系列在高利用率的同时,可额外提升20%至30%的效能
Xilinx与IBM透过SuperVessel开发环境实现FPGA加速 (2016.04.08)
美商赛灵思(Xilinx)与IBM联合将透过SuperVessel OpenPOWER开发云端平台实现FPGA加速。透过内建在SuperVessel中的赛灵思SDAccel开发环境,可实现巨量资料分析与机械学习等高效能需求应用的开发
Xilinx展示56G PAM4收发器技术 (2016.03.14)
美商赛灵思(Xilinx)运用4阶脉冲振幅调变(PAM4)传输方式的56G收发器技术,开发出以16nm FinFET+为基础的可编程元件。针对下个世代的线路速率,PAM4解决方案是具可扩展性的传讯协定,将加倍现有基础架构频宽,进而协助推动下一波光纤和铜线互连乙太网路的部署
Xilinx拓展产业生态系与平台 (2016.02.26)
美商赛灵思(Xilinx)宣布透过拓展产业生态系与硬体平台加强其嵌入式视觉应用与工业物联网市场的产品系列。这项发表强化了赛灵思于2015年全新16奈米Zynq UltraScale+ MPSoC元件与软体定义SDSoC开发环境公用版
Xilinx拓展产业生态系与平台 (2016.02.26)
美商赛灵思(Xilinx)宣布透过拓展产业生态系与硬体平台加强其嵌入式视觉应用与工业物联网市场的产品系列。这项发表强化了赛灵思于2015年全新16奈米Zynq UltraScale+ MPSoC元件与软体定义SDSoC开发环境公用版
Xilinx收发器新技术为资料中心互连带来高成本效益 (2016.02.03)
美商赛灵思(Xilinx)宣布收发器技术有了新突破,为资料中心互连带来更高成本效益。赛灵思的Virtex UltraScale元件已可相容于25GE、50GE及100GE铜线、背板IEEE和相关规格要求,并可支援资料中心长达五公尺的铜线和一公尺长的背板互连
Xilinx高阶FinFET FPGA: 16奈米 Virtex UltraScale+元件出货 (2016.02.01)
美商赛灵思(Xilinx)宣布已将Virtex UltraScale+ FPGA供货给首家客户,此产品为采用台积公司16FF+制程的高阶FinFET FPGA。赛灵思积极接触超过百余家使用UltraScale+系列产品与设计工具的客户,并将元件和/或主机板出货给其中六十多家客户
Xilinx加入多核心协会OpenMP工作小组加速异质系统开发上市时程 (2016.01.29)
美商赛灵思(Xilinx)宣布加入多核心协会(Multicore Association;MCA)OpenAMP工作小组。该工作小组创立宗旨为建立标准机构,以提升异质系统开发的生产效率与上市时程。 Multicore Association董事长Markus Levy表示:「我们非常欢迎赛灵思致力于建立并带领新的MCA OpenAMP工作小组,并为开发异质系统贡献其在FPGA与SoC解决方案方面的丰富经验
Xilinx加入多核心协会OpenMP工作小组加速异质系统开发上市时程 (2016.01.29)
美商赛灵思(Xilinx)宣布加入多核心协会(Multicore Association;MCA)OpenAMP工作小组。该工作小组创立宗旨为建立标准机构,以提升异质系统开发的生产效率与上市时程。 Multicore Association董事长Markus Levy表示:「我们非常欢迎赛灵思致力于建立并带领新的MCA OpenAMP工作小组,并为开发异质系统贡献其在FPGA与SoC解决方案方面的丰富经验
Xilinx提供支援16奈米UltraScale元件公用版的工具与文件 (2015.12.11)
美商赛灵思(Xilinx)宣布提供支援16奈米UltraScale+系列公用版的工具及文件,其中包含Vivado设计套件HLx版、嵌入式软体开发工具、赛灵思功耗评估器(Power Estimator)与用于Zynq UltraScale+ MPSoC及Kintex UltraScale+元件的技术文件

  十大热门新闻
1 【新闻十日谈#5】那些我们一起追的并购案;FPGA从幕前走到幕後
2 网路与云端加速重要性遽增 Xilinx推出高运算密度自行调适平台
3 Xilinx:FPGA是所有显示技术的最隹TCON方案
4 Xilinx加入Open RAN政策联盟 持续深耕5G无线市场
5 Xilinx携手TI开发高节能效率5G无线电解决方案
6 Xilinx与三星共同推出运算储存驱动器 处理效能提高至少10倍
7 Xilinx携手德国马牌 为自驾车开发首款车用可投产4D成像雷达
8 Xilinx车规晶片助百度Apollo自驾运算平台进入量产

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2021 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw